即便部分高效能人工智慧晶圓已在美國本土生產,但受限於後段製程產能的高度集中,這些半導體晶片仍須跨海運往台灣進行先進封裝。這種全球分工模式雖然建立在成熟的技術體系上,卻也讓「先進封裝」成為當前人工智慧供應鏈中最脆弱的瓶頸,本片摘自 CNBC 紀錄片重點整理。
晶片封裝對人工智慧的重要性
人工智慧工作負載需要大量資料。先進的封裝技術(例如台積電的 CoWoS 或英特爾的 EMIB)使工程師能夠將高頻寬記憶體直接放置在同一包裝上的計算晶片旁。創造了一個高密度、高效的通訊通道,從而避免了資料傳輸瓶頸。
每個 AI 晶片,無論是 GPU 還是自訂 ASIC,最終都必須連接到電路板才能在伺服器機架中運作。先進的封裝技術提供了必要性的互連,通常涉及數萬根微型導線,以確保這些強大的晶片能夠與外部世界進行互動。由於對這些高效能、複雜配置的需求成長速度超出預期,這種先進封裝技術的產能有限已成為業界的主要限制因素。
先進封裝為突破記憶體牆關鍵
傳統半導體製造將重點放在電晶體微縮,但隨著單一晶片物理極限接近,Advanced Packaging 「先進封裝」成為突破 Memory Wall「記憶體牆」的關鍵。透過將多個運算核心與 High Bandwidth Memory, HBM (高頻寬記憶體)封裝在同一基板,可建立高密度且高效的通訊通道,降低資料傳輸延遲。目前的技術趨勢正從 2.5D 封裝轉向 3D 整合,後者透過 Die-to-Die stacking 「垂直堆疊晶片」大幅縮短訊號傳輸物理距離,能在資料中心有限的空間內整合更高的處理效能。
台積電採取 CoWoS 先進封裝抗衡英特爾的 EMIB
全球兩大代工廠台積電與英特爾針對人工智慧需求開發出不同的封裝架構。台積電採用的 CoWoS(Chip on Wafer on Substrate)技術使用矽中介層(Silicon Interposer)作為中介橋樑,具備極高密度的佈線能力,目前已演進至 CoWoS-L 等支援更大記憶體堆疊的規格。英特爾則開發嵌入式多晶片互連橋(EMIB)技術,不使用全尺寸中介層,而是將局部矽橋嵌入基板中,旨在提升材料利用率並降低成本。兩家公司亦分別推出 SOIC 與 Foveros Direct 技術,競逐未來 3D 封裝市場領先地位。
供應鏈地緣風險如何解套?
目前的先進封裝產能高度集中於亞洲,特別是台灣與韓國。這種地理上的高度集中引發了地緣政治與物流效率的討論,例如部分在美國製造的晶片仍須運回台灣進行最後一道工序,這不僅增加了運輸時間,也面臨潛在地域與政治風險。為應對此一現象,台積電規劃在美國亞利桑那州建立首批先進封裝工廠,英特爾也逐步在美國本土擴展封裝業務。此舉反映出半導體產業正試圖分散生產節點,以強化供應鏈的韌性。
人工智慧晶片市場的需求成長速度超過產業初期投資預期,導致封裝環節出現明顯的產能瓶頸。由於輝達(NVIDIA)等領先企業預訂了台積電大部分的 CoWoS 產能,使得其他競爭對手與自訂特殊應用積體電路(ASIC)的開發商在爭取產能時面臨挑戰。為緩解缺口,主要晶圓代工廠與第三方專業封測廠(OSAT)正迅速增加資本支出,試圖透過擴張設備與廠房來滿足市場對高性能互連技術的需求。
這篇文章 美國製造的 AI 晶片為何要被運往台灣封裝? 最早出現於 鏈新聞 ABMedia。